ISO26262準拠へのプロセスを容易にする、TCL1適格の認定を取得:ケイデンス・デザイン・システムズ
ケイデンス・デザイン・システムズは、国際的第三者試験認証機関TUV SUDより、包括的な「TCL1適格」の認定を取得した。これにより車載LSIの設計において、ISO 26262規格に準拠するためのプロセスがさらに容易になる。
ケイデンス・デザイン・システムズ(Cadence Design Systems)は2017年10月11日、国際的第三者試験認証機関TUV SUD(テュフズード)より、包括的な「Fit for Purpose-Tool Confidence Level 1(TCL1)適格」の認定を取得したと発表した。
TCL1適格は、自動車機能安全市場向けEDAソリューションの重要性が高まっている状況を反映したものだ。車載LSIの設計において、ISO 26262自動車機能安全規格に準拠するためのプロセスを容易にするため、TUV SUDが確立した新しいレベル認証となる。これにより、車載半導体メーカー、OEMおよび部品ベンダーは厳しいISO 26262の要件を満たすことができる。
同社は、TUV SUDによる認定を得るため、ツールとフローのドキュメントを提供。TUV SUDは、ASIL AからASIL Dまでケイデンスのフローが車載向けLSIの設計プロジェクトでの使用に適していることを確認した。
同社が提供したドキュメントは「Cadence Automotive Functional Safety Kits」としてまとめられ、アナログ・ミックスシグナル、デジタルフロントエンド設計検証、デジタルインプリメンテーションとサインオフ検証、PCBの4種のフローと、それに含まれる約40種のツールをカバーする。これは自動車産業をサポートする、最も幅広いEDA認定ツールとフローのドキュメントになっているという。
車載向けLSIの設計者は、TUV SUD認定データベースを通じてフローレベルの認定を検証できる。新しい認証モデルでは、各ツールフローの機能安全ドキュメントキットに対して5年間有効な証明書を発行。TUV SUDは、ツールフローに対する更新内容とISO 26262準拠性に対する影響を少なくとも年に一度確認する予定だ。ツールやフローのドキュメント、TUV SUDの技術レポートは、同社Webサイト上のCadence Automotive Functional Safety Kitsを通じて参照できる。
Cadence Automotive Functional Safety Kitに含まれるツールフローのドキュメントは、「PCB設計および検証フロー」「アナログ/ミックスシグナル設計、実装、検証フロー」「デジタルインプリメンテーションとサインオフ検証フロー」となる。
デジタルフロントエンド設計、検証フローに関するドキュメンテーションキットは、ISO 26262に準拠していることが既に評価、確認されている。認定の取得予定は、2017年第4四半期中だ。このフロードキュメンテーションキットにはRTL設計から検証までの仕様が、また、フロントエンドのデジタル設計ツールにはCadence Genus Synthesis SolutionとConformal Equivalence Checkerが含まれている。
Copyright © ITmedia, Inc. All Rights Reserved.
関連記事
- 「業界初」ISO 26262準拠のTCL1ドキュメント
ケイデンス・デザイン・システムズがISO 26262に準拠した包括的なTCL1(Tool Confidence Level 1)ドキュメントの提供開始を発表した。 - 山積する課題、設計と検証を「スマート」に進めるには
現在の技術トレンドである自動運転や人工知能などはハードとソフトが密接に関係しており、その開発の困難さは増している。効率的な開発を行うための設計と機能検証はどう行うべきか。日本ケイデンスのユーザーカンファレンスより紹介する。 - ARMの最新リアルタイムプロセッサ「Cortex-R52」、自動運転車の機能安全を実現
ARMは、高度な安全機能が求められる自動車や医療機器、産業機器向けとなるプロセッサコア製品「Cortex-R52」を発表した。既に、STMicroelectronicsが、車載分野で高度に統合したSoC(System on Chip)を開発するためライセンスを取得済み。デンソーもCortex-R52の投入を歓迎するコメントを発表している。 - 開発者のすぐ横に、早期の機能テストに最適な卓上サイズHILシミュレーター
dSPACE Japanは、同社が提供するHIL(Hardware-in-the-Loop)テスト用の高性能小型システム「SCALEXIO LabBox」を発表した。 - Faraday Technology、パッケージ設計期間を最大60%短縮
Faraday Technologyは、ケイデンス・デザイン・システムズの「OrbitIO Interconnect Designer」と「SiP Layout」を採用し、パッケージ設計時間を従来手法と比較して、最大60%短縮した。