ニュース
半導体設計環境をクラウドで、ケイデンスが「Cadence Cloud」発表:Cadence Cloud
ケイデンスがクラウド対応の電子/半導体設計ソリューション「Cadence Cloud portfolio」を発表した。エミュレーション環境のクラウド提供も同時に開始する。
ケイデンス・デザイン・システムズは2018年6月25日(米国時間)、クラウド対応の電子/半導体設計ソリューション「Cadence Cloud portfolio」を発表した。Amazon Web Services(AWS)、Google Cloud Platform(GCP)、Microsoft Azureのクラウドを利用し、時間や分単位でのツール利用が可能となっている。
導入企業(EDAツールを利用する企業)が管理するソリューション「Cadence Cloud Passport」と、ケイデンス自身が管理するソリューション「Cadence Cloud-Hosted Design Solution」が用意されており、自社における開発環境と手法に応じて選択できる。
Copyright © ITmedia, Inc. All Rights Reserved.
関連記事
- ケイデンス、処理能力と電力効率が向上した第5世代DSP
ケイデンス・デザイン・システムズは、組み込みコンピュータ・ビジョンやAI向けの第5世代DSP「Cadence Tensilica Vision Q6 DSP」を発表した。 - Cadenceとimecが3nmチップを開発中、18年中にも完成
imecとCadence Design Systemsが、3nmプロセスを適用したチップの開発を進めている。早ければ2018年後半にも開発が完了する見込みだとしている。 - 「業界初」ISO 26262準拠のTCL1ドキュメント
ケイデンス・デザイン・システムズがISO 26262に準拠した包括的なTCL1(Tool Confidence Level 1)ドキュメントの提供開始を発表した。 - 「シリコンが帰ってきた」――高まる電子設計と機能検証の重要性
現在の技術トレンドである自動運転や人工知能などはハードとソフトが密接に関係しており、その開発の困難さは増している。効率的な開発を行うための設計と機能検証はどう行うべきか。日本ケイデンスのユーザーカンファレンスより紹介する。 - テスト時間を3分の1に短縮できるSoC設計テストツール
ケイデンスはSoC設計テストツール「Modus Test Solution」を発表。SoC設計のテスト時間を大幅に短縮できるという。